კომპიუტერული მეცნიერებანი და ტელეკომუნიკაციები 2012 | No.2(34) [2012.06.30]
Kala Devi
LOW POWER VLSI ARCHITECTURE FOR A VITERBI DECODER USING ASYNCHRONOUS PRECHARGE HALF BUFFER DUAL RAIL TECHNIQUES
(ენა: ინგლისური)
3-16
დაათვალიერე სტატია (PDF)
ან
რეზიუმე
1
ინტერნეტ აკადემია
2001-2024